Page 311 - ЭВМ
P. 311

Центральный процессор предназначен для выполнения в составе
               БЦВМ операций по чтению и обработке команд, вычислению адреса
               операндов,  чтению  памяти,  временному  хранению  на  внутренних
               регистрах и записи операндов, а также для выполнения арифметиче-
               ских и логических операций над этими операндами.

                      Сопроцессор предназначен для выполнения команд умножения
               и деления целых чисел и всех команд обработки чисел с плавающей
               запятой в системе команд ЭВМ VAX-11. Специализированная боль-
               шая интегральная схема сопроцессора может работать только совме-
               стно  с  микропроцессором  Л1839ВМ1.  В  системе  микрокоманд
               процессора  имеется  специальный  формат  микрокоманды,  который
               предназначен для выполнения команд сопроцессором. Все микроко-
               манды,  выбранные  процессором,  принимаются  не  только  в  процес-
               сор, но и в сопроцессор. При этом сопроцессор анализирует микро-
               команды  и  выделяет  из  общего  потока  те,  которые  предназначены
               для него.

                      Запоминающее  устройство  микрокоманд  предназначено  для
               хранения микрокодов всей системы команд центрального процессора,
               а также в нем прошиты технологические тесты основного и системно-
               го ОЗУ БЦВМ.
                      Контроллер статической памяти предназначен для организации
               работы ЦП с накопителями основной памяти ПЗУ и ОЗУ.
                      ПЗУ  предназначено  для  хранения  текстов  бортовых  программ,

               которые после включения БЦВМ переписываются в ОЗУ.
                      ОЗУ  предназначено  для  загрузки  из  внешнего  запоминающего
               устройства необходимого программного обеспечения, его исполнения
               и хранения промежуточных результатов исполнения.
                      Адаптер магистрали предназначен для согласования внутренней
               магистрали 32-bus  центрального  процессора  с  магистралью  МПИ
               и для организации микропрограммного доступа центрального процес-
               сора  к  СОЗУ.  При  обращении  ЦП  к  внешним  устройствам,  находя-
               щимся  на  шине  МПИ, 24-разрядный  физический  адрес  внутренней
               магистрали  процессора  преобразуется  в 18-разрядный  адрес  магист-
               рали МПИ (в БЦВК С-32 и С-32-01 используется 16 разрядов адреса

               магистрали  МПИ),  а  в  режиме  прямого  доступа  к  основной  памяти
               устройств, находящихся на магистрали МПИ, осуществляется обрат-
               ное преобразование.
                      Мажоритарные  элементы  служат  для  исправления  канальных
               неисправностей, которые могут возникнуть в процессе работы БЦВМ.
                      Стандартный цикл выполнения команд процессора представлен
               на рис. 9.6.



                                                           300
   306   307   308   309   310   311   312   313   314   315   316