Page 412 - ЭВМ
P. 412
– развитием архитектуры SPARC занимается независимая, неком-
мерческая организация SPARC International, Inc., основанная в 1989 г.;
членство в SPARC International открыто для всех желающих.
Для производства процессоров с архитектурой SPARC достаточно
закупить у SPARC International лицензию на архитектуру системы команд
(99 долл.) и разработать свою реализацию архитектуры либо закупить
готовую реализацию (что несколько дороже).
Было несколько ревизий архитектуры SPARC, самыми последними
являются версии 8 и 9. Версия 8 архитектуры SPARC описывает
32-разрядный микропроцессор, а версия 9 – 64-разрядный.
Архитектура SPARCv8 описана в книге The SPARC architecture
manual: version 8 (SPARC International, Inc.; Englewood Cliffs. N. J. : Prentice
Hall, 1992. xxix. 316 p.), которая доступна и в электронном виде.
Архитектура SPARCv9 описана в книге The SPARC architecture
manual: version 9 (SPARC International, Inc.; David L. Weaver, Tom
Germond, ed. PTR Prentice Hall, 1994. xxi. 357 p.), которая также доступна
и в электронном виде.
Реализации архитектуры SPARC:
– реализации SPARCv8;
– реализации Texas Instruments;
– реализации v8: MicroSPARC и др.;
– LEON2 – открытая реализация архитектуры SPARCv8;
– R150 и R500 реализация МЦСТ;
– реализации SPARCv9;
– UltraSPARC Processors;
– OpenSPARC – открытое RTL-описание на языке Verilog процессора
UltraSPARC T1;
– SPARC64™ – реализация Fujitsu; используется в семействе серве-
ров PRIMEPOWER;
– LEON3 – открытая реализация архитектуры SPARCv9.
Процессоры с архитектурой MIPS
MIPS (Microprocessor without Interlocked Pipeline Stages – микропро-
цессор без блокировок в конвейере) – семейство RISC-микро-
процессоров, разработанное компанией MIPS Technologies. Архитектура
MIPS использовалась в старых компьютерах SGI, а также во встроенных
системах и игровых консолях Nintendo 64, Sony PlayStation, Sony
PlayStation 2 и Sony PSP.
Первые процессоры MIPS были 32-битными, позже была разработа-
на 64-битная архитектура.
401