Page 23 - FIX MODUL_Neat
P. 23

Flip flop D dirancang untuk menyimpan satu bit 0 atau 1.

               Dengan sedikit modifikasi flip flop SR, flip flop D dapat

               melakukan  fungsi  tersebut.  Sel  penyimpan  data  hanya

               perlu dua kondisi yaitu bernilai 0 atau 1. Karakter tersebut
               diperoleh dengan mengatur nilai S dan R agar tidak bernilai

               sama. Nilai SR-01 menyebabkan flip flop bernilai 1 dan

               nilai SR-10 menyebabkan flip flop bernilai 0. Diperlukan

               konverter  antara  masukan  S  dan  R  agar  nilai  keduanya

               berkebalikan.  Berikut  ini  rangakian  flip  flop  D  hasil

               modifikasi dari rangkaian flip flop SR:


               Pada  saat  D  bernilai  1  menyebabkan  keluaran  Q  akan

               bernilai 1 pada kondisi berikutnya (next state). Sebaliknya,
               Q  bernilai  0  pada  saat  D  bernilai  0.  Karekter  ini  sesuai

               dengan karakter tempat penyimpan 1 bit.


               Berdasarkan perilaku flip flop D maka tabel kebenaranya

               sebagai berikut:


                                Tabel 1.2 Tabel Kebenaran flip flop D


                                        CK                   D                   Q


                                          0                   ᵠ                NC


                                          1                   0                  0


                                          1                   1                  1









                                                             11
   18   19   20   21   22   23   24   25   26   27   28