Page 21 - vinafix.com_Compal AAL15 LA-D071P r1.0
P. 21
5 4 3 2 1
Standard Type
+DDR_VREF_B_DQ0
<7> DDR_B_DQS#[0..7] +1.35V_MEM +1.35V_MEM
JDIMM2
<7> DDR_B_D[0..63] 1 2
<7> DDR_B_DQS[0..7] 3 VREF_DQ VSS 4 DDR_B_D1
DQ4
VSS
DDR_B_D5 5 DQ0 DQ5 6 DDR_B_D4
DDR_B_D0 7 8
<7> DDR_B_MA[0..15] DQ1 VSS
D Note: 1 @ 9 VSS DQS0# 10 DDR_B_DQS#0 D
Check voltage tolerance of 2.2U_0402_6.3V6M 11 DM0 DQS0 12 DDR_B_DQS0
VREF_DQ at the DIMM socket CD33 13 15 VSS VSS 14 16 +1.35V_MEM
2 DDR_B_D2 DQ2 DQ6 DDR_B_D7
DDR_B_D3 17 18 DDR_B_D6
19 DQ3 DQ7 20
DDR_B_D9 21 VSS VSS 22 DDR_B_D13 1
DDR_B_D8 23 DQ8 DQ12 24 DDR_B_D12
25 DQ9 DQ13 26 1.8K_0402_1% 2
VSS
DDR_B_DQS#1 27 VSS DM1 28 RD18
DQS1#
Layout Note: DDR_B_DQS1 29 31 DQS1 RESET# 30 32 DDR_DRAMRST#_R DDR_DRAMRST#_R <20> +DDR_VREF_A_CA +DDR_VREF_CA
Place near JDIMM2 DDR_B_D11 33 VSS VSS 34 DDR_B_D14
DDR_B_D10 35 DQ10 DQ14 36 DDR_B_D15 1 2
37 DQ11 DQ15 38 1 RD19 2_0402_1%
VSS
DDR_B_D33 39 VSS DQ20 40 DDR_B_D37 0.1U_0402_25V6 CD35 ESD@
DQ16
DDR_B_D36 41 DQ17 DQ21 42 DDR_B_D32 2 1
43 44
DDR_B_DQS#4 45 VSS VSS 46 1.8K_0402_1% 1 0.022U_0402_16V7K
DDR_B_DQS4 47 DQS2# DM2 48 RD20 CD36
49 DQS2 VSS 50 DDR_B_D34
+1.35V_MEM DDR_B_D39 51 VSS DQ22 52 DDR_B_D35 2
DDR_B_D38 53 DQ18 DQ23 54 CAD NOTE 2 1
VSS
DQ19
55 56 DDR_B_D40 PLACE THE CAP NEAR TO DIMM RESET PIN
DDR_B_D42 57 VSS DQ28 58 DDR_B_D41
DDR_B_D43 59 DQ24 DQ29 60 24.9_0402_1% RD21
61 DQ25 VSS 62 DDR_B_DQS#5
1 1 1 1 1 1 1 1 63 VSS DQS3# 64 DDR_B_DQS5
65 DM3 DQS3 66 2
DDR_B_D44 67 VSS VSS 68 DDR_B_D46
2 2 2 2 2 2 2 2 DQ26 DQ30
CD43
CD38
CD42
DDR_B_D45 69 70 DDR_B_D47
CD40
CD39
CD41
CD37
CD44
71 DQ27 DQ31 72
1U_0402_6.3V6K
1U_0402_6.3V6K
1U_0402_6.3V6K
1U_0402_6.3V6K
1U_0402_6.3V6K
1U_0402_6.3V6K
1U_0402_6.3V6K
1U_0402_6.3V6K
VSS VSS
DDR_B_CKE0 73 74 DDR_B_CKE1
C <7> DDR_B_CKE0 75 CKE0 CKE1 76 DDR_B_CKE1 <7> +1.35V_MEM C
77 VDD VDD 78 DDR_B_MA15
DDR_B_BS2 79 NC A15 80 DDR_B_MA14 1
+1.35V_MEM <7> DDR_B_BS2 81 BA2 A14 82
DDR_B_MA12 83 VDD VDD 84 DDR_B_MA11 1.8K_0402_1% 2
A12/BC#
A11
DDR_B_MA9 85 A9 A7 86 DDR_B_MA7 RD22
87 88 +DDR_VREF_B_DQ0 +DDR_VREF_B_DQ
DDR_B_MA8 89 VDD VDD 90 DDR_B_MA6
DDR_B_MA5 91 A8 A6 92 DDR_B_MA4
93 A5 A4 94 1 2
1 @ @ 95 VDD VDD 96
@
@
@
1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 1 10U_0603_6.3V6M 330U_D3_2.5VY_R6M DDR_B_MA3 A3 A2 DDR_B_MA2 RD23 2_0402_1%
+ CD53 DDR_B_MA1 97 98 DDR_B_MA0
99 A1 A0 100
CD46
CD50
CD51
CD49
CD48
DDR_B_CLK0 101 VDD VDD 102 DDR_B_CLK1 1
CD47
CD52
CD45
2 2 2 2 2 2 2 2 2 <7> DDR_B_CLK0 103 CK0 CK1 104 DDR_B_CLK1 <7> 1
<7> DDR_B_CLK#0 DDR_B_CLK#0 105 CK0# CK1# 106 DDR_B_CLK#1 DDR_B_CLK#1 <7> 1.8K_0402_1% RD24 0.022U_0402_16V7K CD54
DDR_B_MA10 107 VDD VDD 108 DDR_B_BS1 DDR_B_BS1 <7> 2
DDR_B_BS0 109 A10/AP BA1 110 DDR_B_RAS#
<7> DDR_B_BS0 BA0 RAS# DDR_B_RAS# <7> 2
111 112
DDR_B_WE# 113 VDD VDD 114 DDR_B_CS#0
<7> DDR_B_WE# 115 WE# S0# 116 DDR_B_CS#0 <7> 1
<7> DDR_B_CAS# DDR_B_CAS# CAS# ODT0 DDR_B_ODT0 <7>
117 118 24.9_0402_1%
DDR_B_MA13 119 VDD VDD 120 DDR_B_ODT1 <7> RD25
DDR_B_CS#1 121 A13 ODT1 122 +DDR_VREF_A_CA
<7> DDR_B_CS#1 123 S1# NC 124
125 VDD VDD 126 2
127 TEST VREF_CA 128
VSS
DDR_B_D21 129 VSS DQ36 130 DDR_B_D16
DQ32
DDR_B_D20 131 DQ33 DQ37 132 DDR_B_D17
Layout Note: DDR_B_DQS#2 133 VSS VSS 134 1 @
136
135
Place near DDR_B_DQS2 137 DQS4# DM4 138 2.2U_0402_6.3V6M CD56
VSS
DQS4
JDIMM2.203,204 DDR_B_D23 139 VSS DQ38 140 DDR_B_D18 2
142
141
DDR_B_D19
B DDR_B_D22 143 DQ34 DQ39 144 B
145 DQ35 VSS 146 DDR_B_D28
DDR_B_D24 147 VSS DQ44 148 DDR_B_D29
DQ40
DQ45
DDR_B_D25 149 150
151 DQ41 VSS 152 DDR_B_DQS#3
153 VSS DQS5# 154 DDR_B_DQS3
+0.675V_DDR_VTT 155 DM5 DQS5 156
VSS
DDR_B_D26 157 VSS DQ46 158 DDR_B_D31
DQ42
DDR_B_D27 159 160 DDR_B_D30
161 DQ43 DQ47 162
VSS
DDR_B_D52 163 VSS DQ52 164 DDR_B_D53
DQ48
DDR_B_D49 165 166 DDR_B_D48
1 1 1 1 1 @ 1 167 DQ49 DQ53 168
VSS
VSS
DDR_B_DQS#6 169 DQS6# DM6 170
DDR_B_DQS6 171 DQS6 VSS 172
173
174
CD61
CD62
CD57
CD60
CD59
CD58
2 2 2 2 2 2 DDR_B_D55 175 VSS DQ54 176 DDR_B_D50
DDR_B_D51
DDR_B_D54 177 DQ50 DQ55 178
10U_0603_6.3V6M
10U_0603_6.3V6M
179 DQ51 VSS 180 DDR_B_D61
0.1U_0402_10V7K
0.1U_0402_10V7K
0.1U_0402_10V7K
0.1U_0402_10V7K
DDR_B_D56 181 VSS DQ60 182 DDR_B_D60
DDR_B_D57 183 DQ56 DQ61 184
185 DQ57 VSS 186 DDR_B_DQS#7
187 VSS DQS7# 188 DDR_B_DQS7
189 DM7 DQS7 190
DDR_B_D58 191 VSS VSS 192 DDR_B_D62
DDR_B_D59 193 DQ58 DQ62 194 DDR_B_D63
Short Pad 195 DQ59 DQ63 196
+3VS 197 VSS VSS 198
RD27 199 SA0 EVENT# 200
2 @ 1 +3VS 201 VDDSPD SDA 202 PCH_SMBDAT <8,20,34>
PCH_SMBCLK
<8,20,34>
0_0402_5% 203 SA1 SCL 204
1 +0.675V_DDR_VTT VTT VTT +0.675V_DDR_VTT
205 206
RD28 @ 207 GND1 GND2 208
0_0402_5% 1 BOSS1 BOSS2
A 1 @ A
2 CD64
FOX AS0A621-J4SB-7H
Short Pad 2 CD63 2 CONN@
DELL CONFIDENTIAL/PROPRIETARY
0.1U_0402_10V7K
2.2U_0402_6.3V6M
Com
Compal Electronics, Inc.pal Electronics, Inc.pal Electronics, Inc.
Com
PROPRIETARY NOTE: THIS SHEET OF ENGINEERING DRAWING AND SPECIFICATIONS CONTAINS CONFIDENTIAL Ti Ti Titletletle
DDR3
DDR3
TRADE SECRET AND OTHER PROPRIETARY INFORMATION OF DELL INC. ("DELL") THIS DOCUMENT MAY NOT DDR3L L L
BE TRANSFERRED OR COPIED WITHOUT THE EXPRESS WRITTEN AUTHORIZATION OF DELL. IN ADDITION, Si Si Sizezeze Do Do Document Numbercument Numbercument Number Re Revvv
Re
NEITHER THIS SHEET NOR THE INFORMATION IT CONTAINS WAY BE USED BY OR DISCLOSED TO ANY THIRD 1.0(A00)0(A00)0(A00)
1. 1.
LA-D071PD071PD071P
LA-
PARTY WITHOUT DELL'S EXPRESS WRITTEN CONSENT. LA-
T T
Da Date:te:te: Thursday, July 09, 2015hursday, July 09, 2015hursday, July 09, 2015 Sh Sheeteeteet 21 21 21 of of of 64 64 64
Sh
Da
5 4 3 2 1