Page 370 - Full paper สอฉ.3-62
P. 370

วงจรที่แตกต่ำงกันไป และส่วนใหญ่กำรน ำเสนอผลกำรวิจัย     ออกแบบ     ส ำหรับก ำเนิดควำมถี่   จำกวงจร
             เกี่ยวกับวงจรก ำเนิดสัญญำณไซน์ มักนิยมน ำเสนอวงจรที่  1  ว ง จ ร ก ำ เ นิ ด

             สังเครำะห์หรือออกแบบแล้ว โดยไม่น ำเสนอบล็อกไดอะแกรม  สัญญำณไซน์                            1
             หรือเทคนิคที่ใช้ในกำรออกแบบ ท ำให้ผู้เริ่มศึกษำหรือค้นคว้ำ  ที่ ส ร้ ำงจำก ตัว         =  √  1  1
                                                                  ต้ำนทำนแบบลบ
             บำงส่วนที่ไม่มีควำมช ำนำญ ไม่สำมำรถสังเครำะห์หรือ  2  ว ง จ ร ก ำ เ นิ ด
             ออกแบบวงจรก ำเนิดสัญญำณได้ ดังนั้นเพื่อให้ง่ำยต่อกำร  สัญญำณไซน์ที่
             สังเครำะห์และออกแบบวงจรก ำเนิดสัญญำณไซน์ บทควำมนี้   สร้ำงจำก วงจร
             จึงได้รวบรวมและน ำเสนอเทคนิคกำรสังเครำะห์และออกแบบ   อิ น ทิ เก ร เต อ ร์                =   

             วงจรก ำเนิดสัญญำณไซน์รวมทั้งได้อธิบำยข้อดีของเทคนิค  และดิฟเฟอร์
             ต่ำงๆ                                                เรนทิเอเตอร์

                                                                  ที่มีกำรสูญเสีย
                                                                3  วงจรก ำเนิด
             2. เทคนิคการออกแบบวงจรก าเนิดสัญญาณไซน์              สัญญำณไซน์
                          จำกกำรค้นคว้ำงำนวิจัยด้ำนวงจรก ำเนิดสัญญำณไซน์   ที่สร้ำงจำกวงจร

             ได้มีผู้น ำเสนองำนวิจัยไว้เป็นจ ำนวนมำก ซึ่งแต่ละวงจรใช้  ก ร อ ง ผ่ ำน ทุ ก           = √    
             เทคนิคที่แตกต่ำงกันไป ในบทควำมนี้ได้สรุปเป็นหลักกำร 6   ควำมถี่อันดับหนึ่ง

             วิธีดังนี้                                           ที่มีอัตรำ ขยำย
                          1)  วงจรก ำเนิดสัญญำณไซน์ที่สร้ำงจำกตัวต้ำนทำน  4  ว ง จ ร ก  ำ เนิ ด
                                                                  สัญญำณไซน์
             แบบลบ [17] (Oscillator Based-on Negative Resistor)     ที่สร้ำงจำกวงจร

                           2)  วงจรก ำเนิดสัญญำณไซน์ที่สร้ำงจำกวงจรอินทิ   ก ร อ ง ผ่ ำน ทุ ก       = √    
             เกรเตอร์และดิฟเฟอร์เรนทิเอเตอร์ที่มีกำรสูญเสีย [1]    ควำมถี่อันดับหนึ่ง
             (Oscillator Based-on Lossy Integrator and Differentiator)     กับวงจรอิน

                           3) วงจรก ำเนิดสัญญำณไซน์ที่สร้ำงจำกวงจรกรอง   ทิเกรเตอร์
             ผ่ำนทุกควำมถี่อันดับหนึ่งที่มีอัตรำขยำย [11,15] (Oscillator   5  ว ง จ ร ก  ำ เนิ ด
                                                                  สัญญำณไซน์
             Based-on Gain Controllable First Order All-pass Filter)     ที่ ส ร้ ำ ง จ ำ ก

                           4)  วงจรก ำเนิดสัญญำณไซน์ที่สร้ำงจำกวงจรกรอง   วงจรดิ ฟ เฟ อ ร์          = √  1
             ผ่ำนทุกควำมถี่อันดับหนึ่ งกับวงจรอินทิเกรเตอร์ [14]   เรนทิเอเตอร์ที่มี                        

             (Oscillator Based-on First Order All-pass Filter and Lossless   ก ำ ร สู ญ เ สี ย แ
             Integrator)                                          ล ะวงจรขยำย
                           5) วงจรก ำเนิดสัญญำณไซน์ที่สร้ำงจำกวงจรดิฟ

             เฟอร์เรนทิเอเตอร์ที่มีกำรสูญเสียและวงจรขยำย [19]
             (Oscillator Based-on Lossless Differentiator and Amplifier)
                      6)  วงจรก ำเนิดสัญญำณไซน์ที่สร้ำงจำกสมกำร   ตารางที่ 1 เปรียบเทียบเทคนิคการออกแบบวงจรก าเนิด

             อันดับสำม [12-13, 18] (3rd Order Oscillator)     สัญญาณไซน์(ต่อ)
                                                               วิธีที่   เทคนิคกำร  วงจรพื้นฐำน   สมกำรควำมถี่ที่ได้
                                                                     ออกแบบ
             ตำรำงที่ 1 เปรียบเทียบเทคนิคกำรออกแบบวงจรก ำเนิด   6   ว ง จ ร ก  ำ เนิ ด  ส ำหรับก ำเนิดควำมถี่   จำกวงจร

             สัญญำณไซน์                                           สัญญำณ
             วิธีที่   เทคนิคกำร  วงจรพื้นฐำน   สมกำรควำมถี่ที่ได้  ไซน์ที่สร้ำงจำก                  =  √  


                                                              2
                                                                                                              352
   365   366   367   368   369   370   371   372   373   374   375