Page 369 - Full paper สอฉ.3-62
P. 369

nd
             การประชุมวิชาการระดับชาติ สอฉ 3 วิจัยและนวัตกรรม ครั้งที่ 2                       The 2  Institute of Vocational Education : Northeastern Region 3
                                                        Research and Innovation Conference
             วันที่  6  กันยายน  2562  จ. มหาสารคาม                                                             6 September 2019 ,Mahasarakham , THAILAND


                           เทคนิคการออกแบบวงจรก าเนิดสัญญาณรูปคลื่นไซน์ ด้วยไอซีไทม์เมอร์ LM555

                                                      วิศาสตร์  ปุญญา    1

               1 ภาควิชา/สาขาวิชาเทคโนโลยีอิเล็กทรอนิกส์  คณะ. มหาวิทยาลัย/วิทยาลัย..เทคนิคกาฬสินธิ์...สถาบันการอาชีวศึกษา..ภาคตะวันออกเฉียงเหนือ 3
                                                            2

             บทคัดย่อ                                         oscillator  based-on  negative  resistor  is  presented  as  an
                                                              example. The performance of this oscillator is confirmed by
             บทความวิชาการนี้น าเสนอการศึกษาเปรียบเทียบเทคนิคการ

             ออกแบบวงจรก าเนิดสัญญาณไซน์ด้วยไอซีไทม์เมอร์ LM555  the Proteus simulation and by the experiment. The obtained
             ซึ่งในปัจจุบันมี 6 วิธี  คือ 1) วงจรก าเนิดสัญญาณไซน์ที่สร้าง  results agree well with the theoretical prediction.
             จากตัวต้านทานแบบลบ 2) วงจรก าเนิดสัญญาณไซน์ที่สร้าง

             จากวงจรอินทิเกรเตอร์และดิฟเฟอร์เรนทิเอเตอร์ 3) วงจร  Keywords : Sinusoidal oscillators
             ก าเนิดสัญญาณไซน์ที่สร้างจากวงจรกรองผ่านทุกความถี่

             อันดับหนึ่งที่มีอัตราขยายกับวงจรอินทิเกรเตอร์ 4) วงจรก าเนิด  1. บทน า
             สัญญาณไซน์ที่สร้างจากวงจรกรองผ่านทุกความถี่อันดับหนึ่ง              วงจรก ำเนิดสัญญำณไซน์เป็นวงจรที่ส ำคัญและมี
             5) วงจรก าเนิดสัญญาณไซน์ที่สร้างจากวงจรดิฟเฟอร์เรนทิเอ   กำรน ำไปใช้งำนอย่ำงกว้ำงขวำง ในงำนด้ำนวิศวกรรมไฟฟ้ำ
                                                              และอิเล็กทรอนิกส์ ตัวอย่ำงกำรใช้งำน เช่นในงำน
             เตอร์ที่มีการสูญเสียและวงจรขยาย 6) วงจรก าเนิดสัญญาณ  ระบบสื่อสำร เช่น ในกำรมอดูเลตหรือดีมอดูเลตสัญญำณ
             ไซน์ที่สร้างจากสมการอันดับสาม และน าเสนอตัวอย่างการ  ระบบเครื่องมือวัดและระบบประมวลผลสัญญำณ เป็นต้น จำก

             ออกแบบวงจรก าเนิดสัญญาณไซน์โดยใช้หลักการของวงจร  กำรศึกษำพบว่ำได้มีผู้เสนองำนวิจัยที่เกี่ยวกับวงจรก ำเนิด
             ก าเนิดสัญญาณไซน์ที่สร้างจากตัวต้านทานแบบลบ  พร้อมกับ  สัญญำณไซน์ส ำหรับวงจรรวมแบบไอซีชนิดต่ำงๆ ไว้มำกมำย
             ยืนยันผลการจ าลองการท างานของวงจรด้วยโปรแกรม     โดยใช้อุปกรณ์แบบแอกทีฟที่แตกต่ำงกัน ยกตัวอย่ำงเช่น

             Proteus และต่อวงจรทดสอบ พบว่าวงจรท างานได้สอดคล้อง   ว ง จ ร ข ย ำย ค ว ำม น  ำ ถ่ ำย โ อ น  [1 -3 ] (Operational
             กับที่คาดการณ์ไว้ตามทฤษฎี                        Transconductance Amplifier: OTA) วงจรสำยพำนกระแสยุคที่

                                                              สอง [4-5] (Second Generation Current Conveyor: CCII) วงจร
             Abstract                                         สำยพำนกระแสยุคที่สองควบคุมได้ด้วยกระแส [6-8] (Current

                This article presents the comparative study of the 6 recent   Control  Second  Generation  Current  Conveyor:  CCCII)
             techniques to design the  sinusoidal oscillators for integrated   วงจรขยำยควำมน ำถ่ำยโอนสำยพำนกระแส [9-10] (Current
             circuits which are 1) oscillator based-on negative resistor 2)   Conveyor Transconductance Amplifier: CCTA) วงจรขยำย

             oscillator  based-on  lossy  integrator  and  differentiator  3 )   ควำมน ำถ่ำนโอนผลต่ำงกระแส[11-16] (Current Differential
             oscillator based-on gain controllable first order all-pass filter   Transconductance Amplifier: CDTA) เป็นต้น โดยบำงวงจร
             4 ) oscillator based-on first order all-pass filter and lossless   ท ำงำนในโหมดกระแส(Current-mode) บำงวงจรท ำงำนใน

             integrator 5 )  oscillator based-on lossless differentiator and   โหมดแรงดัน (Voltage-mode) หรือในวงจรเดียวกันมีทั้งสอง
             amplifier 6) third order oscillator. In addition, the design of   โหมดพร้อมกัน อีกทั้งแต่ละวงจรใช้เทคนิคในกำรออกแบบ





                                                             1
                                                                                                              351
   364   365   366   367   368   369   370   371   372   373   374